« Les cerveaux de SiFive au sommet de MIPS pour améliorer les affaires de RISC-V »

Le concepteur de puces MIPS a recruté deux anciens cadres de SiFive dans le but de renforcer ses efforts de développement RISC-V. MIPS, la société qui a créé l’architecture de processeur du même nom, envisage désormais de nouveaux produits sous la marque eVocore basés sur l’instruction d’ensemble ouvert RISC-V. Le eVocore P8700 est en vente depuis décembre 2022. La société a désormais nommé Drew Barbier VP des produits et Brad Burgess comme chef architecte pour aider à promouvoir le développement et la commercialisation de ses produits. Les deux cadres étaient auparavant chez SiFive, l’une des entreprises les plus prominentes du paysage RISC-V, qui a subi une restructuration dramatique de son activité l’année dernière avec un licenciement d’un 20 pour cent du personnel. On comprend que cela inclut une partie de l’équipe de direction ainsi que des ingénieurs. Burgess était l’architecte en chef de CPU de SiFive et compte plus de trois décennies d’expérience avec diverses architectures de processeurs, notamment ARM, 68000, PowerPC et x86, ainsi que RISC-V. Il sera responsable du développement de toutes les nouvelles conceptions de produits clés, nous a dit MIPS.

Share the Post: