‘MIPS attire les meilleurs cerveaux de SiFive pour renforcer son activité RISC-V’

Le concepteur de puce MIPS a recruté deux anciens hauts dirigeants de SiFive dans le but de renforcer ses efforts de développement RISC-V. MIPS, l’entreprise qui a créé l’architecture du processeur du même nom, se tourne maintenant vers l’architecture d’ensemble d’instructions open source RISC-V pour de nouveaux produits sous le nom de eVocore. Le eVocore P8700 est en cours de livraison depuis décembre 2022. La société a maintenant nommé Drew Barbier en tant que vice-président des produits et Brad Burgess en tant qu’architecte en chef pour aider à stimuler le développement ultérieur et l’adoption de ses produits sur le marché. Le duo travaillait auparavant chez SiFive, l’une des entreprises les plus en vue dans le paysage RISC-V, qui a connu une restructuration spectaculaire de ses activités l’année dernière avec 20 % de son effectif licencié. Cela aurait compris une partie de l’équipe de direction ainsi que des ingénieurs. Burgess était architecte en chef de CPU chez Samsung et membre de SiFive, et il bénéficie de plus de trois décennies d’expérience avec différentes architectures de processeur, notamment Arm, 68000, PowerPC et x86, ainsi que RISC-V. Il sera responsable du développement de toutes les nouvelles conceptions de produits clés, nous a indiqué MIPS.

Share the Post: