« MIPS s’empare des meilleurs cerveaux de SiFive pour dynamiser son activité RISC-V. »

Concevoir des puces MIPS a recruté deux anciens cadres supérieurs de SiFive pour renforcer ses efforts de développement RISC-V. MIPS, l’entreprise qui a créé l’architecture de processeur du même nom, se tourne désormais vers l’architecture d’ensemble d’instructions ouvertes RISC-V pour de nouveaux produits sous le nom d’eVocore. La eVocore P8700 est en vente depuis décembre 2022. L’entreprise a maintenant nommé Drew Barbier en tant que VP des produits et Brad Burgess en tant qu’architecte en chef pour aider à stimuler le développement et l’adoption de ses produits sur le marché. Le duo travaillait auparavant chez SiFive, l’une des entreprises les plus en vue dans l’univers du RISC-V, qui a connu une restructuration importante de ses activités l’année dernière, avec la suppression de 20 % de son personnel. Cela incluait apparemment une partie de l’équipe de direction ainsi que des ingénieurs. Burgess était architecte en chef des CPU chez Samsung et membre de SiFive, et il dispose de plus de trois décennies d’expérience dans diverses architectures de processeur, dont Arm, 68000, PowerPC et x86, ainsi que RISC-V. Il sera responsable du développement de toutes les nouvelles conceptions clés de produits, nous a indiqué MIPS.

Share the Post: