MIPS accapare les meilleurs cerveaux de SiFive pour intensifier son activité RISC-V.

Le concepteur de puces MIPS a recruté deux anciens cadres de SiFive afin de renforcer ses efforts de développement RISC-V. MIPS, l’entreprise qui a créé l’architecture de processeur du même nom, se tourne désormais vers l’architecture d’instructions ouverte RISC-V pour de nouveaux produits sous le nom eVocore. L’eVocore P8700 est en cours d’expédition depuis décembre 2022. La société vient de nommer Drew Barbier en tant que vice-président des produits et Brad Burgess comme architecte en chef pour contribuer davantage au développement et à l’adoption de ses produits sur le marché. Les deux cadres étaient auparavant chez SiFive, l’une des sociétés les plus importantes dans le domaine de RISC-V, qui a connu une restructuration spectaculaire de ses activités l’année dernière avec le licenciement de 20 % de son personnel. Cela comprenait, selon certaines informations, certains membres de l’équipe de direction ainsi que des ingénieurs. Burgess était l’architecte en chef des processeurs chez SiFive, et il possède plus de trois décennies d’expérience avec différentes architectures de processeur, notamment ARM, 68000, PowerPC et x86, ainsi que RISC-V. Il sera responsable du développement de toutes les nouvelles conceptions de produits clés, selon MIPS.

Share the Post: